# Organización y Arquitectura de Computadoras 2017-2

# Práctica 3: Unidad Aritmético Lógica

Profesor: José de Jesús Galaviz Casas Ayudante de laboratorio: Roberto Monroy Argumedo

> Publicada: Febrero 27, 2017 Límite de entrega: Marzo 4, 2017

# 1. Objetivos

#### Generales:

■ El alumno practicará el proceso de diseño de circuitos combinacionales.

#### Particulares:

Al finalizar la práctica el alumno estará familiarizado con:

- El diseño modular de los circuitos combinacionales.
- Los componentes básicos de una unidad aritmético lógica, así como el diseño de la misma.

# 2. Requisitos

- Conocimientos previos:
  - Funciones de conmutación.
  - Minimización de funciones de conmutación por medio de manipulación algebráica y mapas de Karnaugh.
  - Los componentes básicos del diseño de circuitos combinacionales: transistores y compuertas AND, OR y NOT.
  - Las funciones de una unidad aritmético lógica.

Se pueden consultar los temas en [2] y [3].

• Tiempo de realización sugerido:

5 horas.

- Número de colaboradores: Individual.
- Software a utilizar:
  - Java Runtime Environment versión 5 o superior.
  - El paquete Logisim [1].

## 3. Planteamiento

Un componente elemental de un procesador es la unidad aritmético lógica o ALU (siglas en inglés de *Arithmetic Logic Unit*). Se diseñará y simularará una unidad aritmético lógica de 8 bits, que realice las siguientes operaciones:

- Las operaciones aritméticas de adición y sustracción.
- Las operaciones lógicas bit a bit de disyunción, conjunción y disyunción negada.
- Comparar si las entradas son iguales.
- Detección de desbordamiento aritmético.



Figura 1: Unidad aritmético lógica.

### 4. Desarrollo

Para crear una ALU de 8 bits aprovecharemos la capacidad del diseño modular de los circuitos combinacionales y comenzaremos diseñando una ALU de 1 bit, posteriormente integraremos 8 ALUs de 1 bit para obtener una de 8 bits y finalmente agregaremos otros circuitos para obtener todas las funciones requeridas.

#### 4.1. ALU de 1 bit

Nuestra ALU de 1 bit contará con las entradas A, B y Op para los operandos y el código de operación respectivamente y una salida S para el resultado de la operación. Los primeros elementos que agregaremos serán para las operaciónes **AND** y **OR**, ya que no necesitamos nada más que las compuertas lógicas, las entradas de éstas serán directamente las entradas A y B. Además incluiremos un sumador completo o  $full\ adder$ , agregando a la ALU una nueva entrada para el acarreo de entrada  $C_i$  y una salida para el acarreo de salida  $C_{i+1}$ . Basta con agregar un multiplexor para seleccionar la operación de salida, las entradas serán las salidas de las operaciones, el selector será Op y la salida S.



Figura 2: ALU de 1 bit con la capacidad de realizar las operaciones  $\mathbf{AND}$ ,  $\mathbf{OR}$  y adición.

#### 4.2. ALU de 8 bits

Obtenemos la ALU de 8 bits conectando ocho ALUs de 1 bit de la siguiente forma: la salida  $C_{i+1}$  de la ALU n se conecta a la entrada  $C_i$  de la ALU n+1, como se muestra en la figura 3. Así cada  $A_n$ ,  $B_n$  y  $S_n$  corresponderán al n-ésimo bit del operando A, el operando B y la salida Resultado, comenzando con el bit menos significativo. La operación será la misma para cada una de las ALUs por que lo conectaremos directamente la entrada O peración de la ALU de 8 bits a cada una de las ALUs de 1 bit. Queda sin conexión la entrada  $C_i$  de la primer ALU, la del bit menos significativo y la salida  $C_{i+1}$  de la última, la del bit más significativo; la primera nos será de utlidad más adelante en el desarrollo de la sustracción y la segunda nos sirve para detectar el desbordamiento aritmético, la cual sólo se deberá activar cuando se realiza la adición.



Figura 3: ALU de 8 bits a apartir de ocho alus de 1 bit.

### 4.3. Sustracción

Primero adoptaremos la siguiente convención: para representar los inversos aditivos en nuestra ALU, usaremos la representación de complemento a dos. Entonces en el diseño del circuito que realizará la sustracción, podemos aprovechar los circuitos que ya tenemos, ésto es, para obtener A-B sumaremos al minuendo A el inverso aditivo del sustraendo B. Gracias a la convención adoptada, para obtener el inverso aditivo de un número, debemos invertir cada bit de la entrada B y sumarle 1, por lo que para obtener las sustracción, la ALU debe de llevar a cabo la operación  $A+\bar{B}+1$ , en donde  $\bar{B}$  es la entrada B con todos sus bits negados.

## 4.4. Igualdad y NOR

De igual forma se puede aprovechar las operaciones ya construidas para llevar a cabo la comprobación de igualdad y la operación lógica NOR, diseño que se deja como ejercicio.

#### 5. Entrada

El usuario podrá ajustar los bits de:

- Una entrada de 8 bits para el primer operando.
- Una entrada de 8 bits para el segundo operando.
- Una entrada de 3 bits para seleccionar la operación de acuerdo a los códigos especifiados en la tabla 1.

| Código operación | Operación   |
|------------------|-------------|
| 000              | AND         |
| 001              | OR          |
| 010              | NOR         |
| 011              | Igualdad    |
| 100              | Adición     |
| 101              | Sustracción |

Tabla 1: Códigos de operación.

## 6. Salida

- Una salida de 8 bits para el resultado de la operación.
- Una salida de 1 bit para indicar si ocurrió un desbordamiento aritmético.

### 7. Variables libres

El diseñador deberá elegir la representación del resultado de la operación de igualdad.

### 8. Procedimento

Deberás entregar un solo archivo de Logisim con las soluciones de los ejercicios y un documento con las respuesta a las preguntas planteadas.

Solamente puedes hacer uso de compuertas lógicas **AND**, **OR** y **NOT**, multiplexores, separadores y pines de entrada y salida. Recuerda etiquetar las entradas y salidas de cada uno de los subcircuitos.

## 9. Ejercicios

- 1. Desarrolla la ALU de 1 bit descrita en la sección 4.1.
- 2. Desarrolla la ALU de 8 bits descrita en la sección 4.2 utilizando el circuito del ejercicio anterior. Recuerda que la detección de desbordamiento aritmético sólo se debe activar cuando se solicita la operación adición.
- 3. Copia el subcircuito del ejercicio 1 en uno nuevo y extiéndelo agregando los componentes necesarios para llevar a cabo la sustracción descrita en la sección 4.3. Es importante notar que el codigo de operación ya no se pasa directamente al multiplexor para seleccionar la salida, por lo que es necesario agregar circuitos para detectar la operación y activar los componentes apropiados para la operación solicitada.
- 4. Desarrolla una nueva ALU de 8 bits utilizando el circuito del ejercicio anterior y agrega los componentes necesarios para llevar a cabo la comprobación de igualdad. Reutiliza las operaciones que ya tiene la ALU y considera: ¿qué se obtiene de A-B cuando A y B son iguales?
- 5. Reutilizando las operaciones anteriores y considerando las leyes de De Morgan, ¿qué necesitas agregar para realizar la operación NOR? En nuevos subcircuitos copia los circuitos que necesites modificar para agregar los componentes necesarios para completar la ALU con todas las operaciones.
- 6. En un subcircuito coloca como un componente la ALU final del ejercicio anterior con pines de entradas y salida necesarios con el fin de llevar a cabo la simulación de la ALU de 8 bits.

## 10. Preguntas

- 1. ¿Qué operaciones aritméticas y lógicas son básicas para un procesador? Justifica tu respuesta.
- 2. El diseño utilizado para realizar la adición resulta ser ineficiente, ¿por qué? ¿Qué tipo de sumador resulta ser más eficiente?
- 3. Bajo este diseño, en la ALU se calculan todas las operaciones de forma simultanea pero sólo se entrega un resultado, ¿se realiza trabajo inútil? ¿Toma tiempo adicional? ¿Cuál es el costo?
- 4. ¿Cuántas operaciones más podemos agregar al diseño de esta ALU? ¿Qué tendríamos que modificar para realizar más operaciones?

# 11. Bibliografía

[1] Carl Burch. *Logisim*. Consultado: 18 de enero, 2016. Publicado: 2014. URL: http://www.cburch.com/logisim/.

- [2] M. Morris Mano. Digital Logic and Computer Design. 1st. Prentice Hall PTR, 1979.
- [3] David A. Patterson y John L. Hennessy. Computer Organization and Design, Fifth Edition: The Hardware/Software Interface. 5th. Morgan Kaufmann Publishers Inc., 2013.